Prozessoren

Tiger Lake: 10nm Chip packt 50% mehr l3 Cache

Inhaltsverzeichnis:

Anonim

Tiger Lake-U wird die L3-Cache-Kapazität um 50% erhöhen, die von 8 MB auf 12 MB steigen wird, da @ InstLatX64 auf Twitter einen Prozessor-Dump veröffentlicht. Dies bedeutet eine Erhöhung des L3-Cache um bis zu 3 MB pro Kern.

Tiger Lake-U wird die L3-Cache-Kapazität um 50% erhöhen

Wie erwartet ist das Tiger Lake-U-Modell ein 4-Kern-Prozessor mit HyperThreading. Das veröffentlichte Bild zeigt auch, dass das technische Beispiel mit 3, 4 GHz läuft, eine respektable Frequenz für ein Vorproduktionsmodell.

Das Bild enthält auch eine Reihe von Flags, die die unterstützten Befehlssätze darstellen. Es bestätigt die Unterstützung von AVX-512 als Sunny Cove, scheint jedoch nicht das Flag avx512_bf zu haben, das zu erwarten wäre, wenn es bfloat16 wie Cooper Lake Xeon-Prozessoren ab Anfang nächsten Jahres unterstützt hätte.

Der Dump zeigt, dass der Quad-Core-Tiger Lake-U über 12 MB L3-Cache verfügt, was einer Steigerung von 50% entspricht. Dies passt zu dem Cache-Redesign, das Intel für Willow Cove, den CPU-Kern von Tiger Lake, enthüllt hat, obwohl das Cache-Redesign wahrscheinlich Änderungen mit sich bringt, die größer sind als eine einfache Vergrößerung. Zum Beispiel hat ein größerer Cache eine höhere Latenz, so dass es wahrscheinlich zu einer geringeren Anpassung des Kapodasters kommt.

Tiger Lake wird voraussichtlich nächstes Jahr veröffentlicht. Diese Prozessoren werden auch über die in Gen12 'Xe' integrierte Grafik verfügen, die über eine neue Anzeigefunktion und ein umfangreiches Update des Befehlssatzes verfügt. Wir werden Sie auf dem Laufenden halten.

Tomshardware-Schriftart

Prozessoren

Die Wahl des Herausgebers

Back to top button