Prozessoren

Amd konnte Probleme mit dem Epycrom-Speicher mit einem Interposer beheben

Inhaltsverzeichnis:

Anonim

AMD kehrte mit seinen EPYC-Geschäftsprozessoren, die Module von bis zu vier 8-Kern-Zeppelin-Arrays sind, zur Wettbewerbsfähigkeit auf dem Markt für Rechenzentren zurück. Jedes Array verfügt über eine eigene integrierte Nordbrücke, die den 2-Kanal-DDR4-Speicher und einen 32-Wege-PCI-Express Gen 3.0-Root-Komplex steuert. In Anwendungen, die eine starke Auslastung der Speicherbandbreite erfordern, weist dieser nicht lokalisierte Speicheransatz Designengpässe auf, die im neuen Rom behoben werden würden.

AMD EPYC Rom hätte ein monolithisches Speicherdesign

Die Ryzen Threadripper WX-Prozessorfamilie verstärkt viele dieser Engpässe. Bei Videocodierungsanwendungen, die viel Speicher benötigen, werden Leistungseinbußen als Arrays ohne direkten E / A-Zugriff ohne Breite angesehen des Speicherbandes. AMDs Lösung für dieses Problem besteht darin, die CPU-Chips mit deaktivierter Northbridge zu entwerfen. Diese Lösung könnte in den EPYC-Prozessoren der nächsten zweiten Generation mit dem Codenamen " Rome " implementiert werden.

Wir empfehlen, unseren Artikel über AMD Ryzen Threadripper 2990WX Review auf Spanisch zu lesen

Die MCMs der nächsten Generation von AMD verfügen möglicherweise über ein zentrales Systemcontroller-Design, das von Chips umgeben ist, die sich alle in einem Silizium-Interposer befinden können, wie er auch in Vega 10- und Fidschi-GPUs verwendet wird. Ein Interposer ist eine Siliziummatrix, die eine mikroskopische Verdrahtung mit hoher Dichte zwischen den Matrizen eines MCM ermöglicht. Im Gegensatz zu EPYC-Prozessoren der aktuellen Generation ist diese Speicherschnittstelle wirklich monolithisch, ähnlich wie die Intel-Implementierung.

Der Systemcontroller verfügt außerdem über einen komplexen PCI-Express Gen 4.0 x96-Root, der Grafikkarten mit bis zu sechs x16-Bandbreiten oder bis zu zwölf auf x8-Grafikkarten verarbeiten kann. Die Matrix integriert neben einigen anderen PCIe-Leitungen auch die als Server Controller Hub bekannte Southbridge, die gängige E / A-Schnittstellen wie SATA, USB und andere ältere E / A mit geringer Bandbreite implementiert.

Techpowerup-Schriftart

Prozessoren

Die Wahl des Herausgebers

Back to top button